IC 除頻器的應用觀念
文章推薦指數: 80 %
我們可以發現:不管是外掛或是內部oscillator 都會利用一組除頻器(. ... 其實,我們也知道一般所謂的除頻器就是一組D-Flip Flop(正反器),所以簡單.
ChamberPlusSystemLevelStudio
跳到主文
學無止境---無論是電子技術或是以外的領域---溫故知新,精益求精。
還有賈老師的作品,可以讓我這個充滿科技,較生硬的部落格有一點人文的氣息!----賈老師的真老公!
部落格全站分類:圖文創作
相簿
部落格
留言
名片
Jun26Sun201112:18
IC除頻器的應用觀念
我們來講一個有關於IC設計裡,與我們系統應用之間的一個觀念問題。
我們知道有許多在IC的系統應用中,尤其是一些所謂的MCU或是周邊應用中常常會用到的震盪回路即我們所稱的震盪源(ClockSource),譬如:我們常說:MCU最高可以跑多快?還有像是UART的Badurate啦或是SPI、I2C等,這些東西在IC設計架構裡或是系統應用上,都需要有一個晶振(oscillator)的Clocksource,因為現在許多IC之間的介面的複雜度,與IC設計工具的成熟度,所以,一般現在有許多IC內部都有提供一些暫存器,可以讓系統應用工程師們可以彈性的設定與使用這些介面的設定頻率,我們就隨便抓一個MCU的內部的SystemClock架構圖來看:我們可以發現:不管是外掛或是內部oscillator都會利用一組除頻器(./.n)讓系統應用使用者,可以自行設定所需的SYSCLK。
(當然大家在程式效能上,都希望越快越好,但是越快的SYSCLK會帶來耗電與比較複雜的電磁干擾問題...所以有時還是要適時調整SYSCLK來達到我們真正系統應用的目的!)講到這裡,大家一定都不會有太多意見,也都常常習以為常的如此認定。
那我們再來看這個除頻器的設定值:看到沒,一般來說:大部分的IC設計者都會如此便宜行事的定義這個設定值,其實,我們也知道一般所謂的除頻器就是一組D-FlipFlop(正反器),所以簡單來說:就是一路1/2,再1/4...1/8,1/16一路往下除下去就是了,也沒不對的地方。
再好一點...可能還有右下角的那一個EXOSC/3這麼奇怪的/3出現,其實,對IC設計者來說:1/3也不是什麼大事情,就是1,2,3進位...就可以得到1/3的除頻效果了。
但是大家有沒有想過一個問題,當您把Oscillator一開始就除以1/2之後,您就只能再往下除而已,在系統上您就不可能再得到1/2~1/1之間的值了。
您看以下示意圖:舉個例子說:譬如您的MCU號稱可以跑個48MHz的Oscillator,結果呢?利用除頻器之後,您最多也只能跑24MHz...不能跑28,32,36甚至40MHz而已。
這個就是許多IC設計者容易犯的盲點,如果您覺得這樣子會有問題嗎?之前我做過有關MemoryCard時,我們都是用所謂的SPI或是SerialClock方式,對外讀取MemoryCard,結果,之後被客人抱怨速度太慢,但是呢,那時SDCard的規格是20MHzMaximum,而一般8051MCU大多不是跑12MHz就是24甚至48MHz,所以,在MCU內部就是只有這些基頻...IC設計者就為了便宜行事,就是設計成1/2ˋ1/4或1/8等...結果不能24MHz卻也只能12MHz...當場這樣子的系統應用就當場傻眼站在那...一點辦法也沒有。
當然我們也瞭解IC設計者的難處,這一種 1/2ˋ1/4或1/8等的設計就是簡單,不用特別調整,若要調出一個中間奇怪的基頻,就必須考慮許多內部Clock基頻同步問題,而且還要考量震盪回路的誤差漂移,就拿一般PLL(phaseLockLoop)來說:就幾乎不算是一般數位邏輯電路設計了,自然就沒有人想去搞這個東西...自然這樣子的例子,在許多IC的系統應用上,還是有機會常常看到這樣子搞笑的窘境。
所以啦,我也常說:許多基本的IC設計或程式撰寫都是一般很基本的Skill,您想得到的,別人也想得到,就算您有特別的想法,不好意思,老闆也會為了CostDown,就請您不要想這麼多了。
一個PLL與一個簡單的DFlipFlop的設計回路的晶圓面積是不能拿出來比的啦!-----所以我們才會很感嘆的說:為什麼現在許多IC設計或乃至於電子產業不好作,因為能突破的技能與技術門檻不多,卻有太多人在搞了啦...偏偏這些人要轉業也不容易,所以大家繼續留在這產業的結果就是殺價惡性競爭啊...就像萬一那一家茂XDRAM廠倒了,不好意思,這些員工還是會鳥獸散的跑到其他家找機會,又很不幸的是:每年七月還是有一大堆人畢業生懵懵懂懂的投入這一個產業,就算您目前就是在這個產業裡,您也別想高枕無憂,因為您也不可能一直"ㄎ一ㄥ"在那。
很簡單...當別人不好混時,就會覬覦別人的...自然就會有人來搶您的飯碗,甚至來搶您們公司的產品與毛利,...但也很明顯,不好混的公司永遠是比好混的公司多,所以,搶別人生意與產品市場的人總是比較多的啦。
...這個就是我們常看到的產業新聞啊。
在未來如果政府若沒有好好的規劃國內經濟的藍圖,讓人力可以多方平衡發展的話,這樣玩下去,光靠政府去遊說銀行砸錢去救那些兩兆雙星...又擔心出了狀況會影響國內失業率數據不好看,結果可能非旦救不成,只是會讓國內的相關行業的人力一直浮濫的激增,最後大家同在一鍋飯裡,搶到沒飯吃而已。
(都只是掩飾失業率數據而已!)---不管您技術有多深、產品多炫,也都會有人會想盡辦法挖您牆角的啦。
您相不相信?
全站熱搜
創作者介紹
賈老師的真老公
ChamberPlusSystemLevelStudio
賈老師的真老公發表在痞客邦留言(0)人氣()
E-mail轉寄
全站分類:不設分類個人分類:系統應用此分類上一篇:有需要這麼拼的嗎?這麼殺嗎?---Wi-Fi技術。
此分類下一篇:8051之PCA
上一篇:台灣徵才難度全球第五最缺業務、研發人員(轉載)
下一篇:平板電腦與USB
歷史上的今天
2012:12年國教巨颱吹落台灣競爭力(轉載)
2012:觀察站/大者恆大科技業鐵律(轉載)
2008:您想寫軟體致富嗎?!
▲top
留言列表
發表留言
站方公告
[公告]2022/09/02相簿、部落格功能維護公告[公告]2022/08/22、08/23應用市集部分功能維護公告[公告]痞客邦APP全新服務上線-美食優惠券
活動快報
SH-RD...
歐美大明星御用造型師私藏的10秒順髮神器來了!10秒...
看更多活動好康
我的好友
熱門文章
文章分類
工程師讀史(6)賈老師作品集(80)引擎電子控制(43)系統應用(277)USBDIY(108)生活札記(424)
最新文章
最新留言
動態訂閱
文章精選
文章精選
2013九月(2)
2013八月(10)
2013七月(6)
2013六月(10)
2013五月(5)
2013四月(3)
2013三月(9)
2013二月(6)
2013一月(16)
2012十二月(12)
2012十一月(16)
2012十月(15)
2012九月(14)
2012八月(11)
2012七月(27)
2012六月(21)
2012五月(24)
2012四月(20)
2012三月(13)
2012二月(8)
2012一月(11)
2011十二月(14)
2011十一月(17)
2011十月(22)
2011九月(18)
2011八月(21)
2011七月(17)
2011六月(14)
2011五月(20)
2011四月(19)
2011三月(10)
2011二月(9)
2011一月(18)
2010十二月(17)
2010十一月(21)
2010十月(17)
2010九月(21)
2010八月(6)
2010七月(13)
2010六月(5)
2010五月(12)
2010四月(13)
2010三月(12)
2010二月(4)
2010一月(8)
2009十二月(12)
2009十一月(17)
2009十月(6)
2009八月(3)
2009七月(13)
2009六月(7)
2009五月(6)
2009四月(6)
2009三月(2)
2009二月(1)
2009一月(3)
2008十二月(11)
2008十一月(10)
2008十月(13)
2008九月(7)
2008八月(7)
2008七月(15)
2008六月(10)
2008五月(10)
2008四月(11)
2008三月(15)
2008二月(1)
2008一月(8)
2007十二月(6)
2007十一月(3)
2007十月(6)
2007九月(7)
2007八月(18)
2007七月(10)
2007六月(2)
2007五月(12)
2007四月(11)
2007三月(16)
2007二月(23)
2007一月(23)
所有文章列表
文章搜尋
新聞交換(RSS)
誰來我家
參觀人氣
本日人氣:
累積人氣:
QRCode
POWEREDBY
(登入)
回到頁首
回到主文
免費註冊
客服中心
痞客邦首頁
©2003-2022PIXNET
關閉視窗
延伸文章資訊
- 1IC 除頻器的應用觀念
我們可以發現:不管是外掛或是內部oscillator 都會利用一組除頻器(. ... 其實,我們也知道一般所謂的除頻器就是一組D-Flip Flop(正反器),所以簡單.
- 2國立交通大學電信工程學系碩士論文
除頻器的電路設計可區分為二類:(1) 數位電路,利用數個D-type. Flip-Flop(DFF)做邏輯的推算形成計數器(counter)設計方式,可實. 現高除數的除頻器。(2)類比電路,適...
- 3除頻器原理
除頻器. 【目的】. 製作一除頻電路. 熟悉Verilog code編寫; 了解拴鎖器(Dff)原理; 了解並運用計數器(以下稱counter)的原理; 了解並運用狀態機原理; 了解除頻電路的設...
- 4實驗九、正反器及其應用
(4) 除頻器(除5)。 三、並連埠、串聯埠。 一、J-K 正反器、T 正反器、D 正反器。 正反器的基本原理. 正反器(Flip-flop),中國大陸譯作「觸發器」、臺灣及香港譯作「正 ...
- 54 數位電路
(D)500Hz。 J = K = 1 時J-K F-F 為一除頻器,所以 f0 = 1. 2. fCLk = 1. 2. × 1000 = 500Hz. 二、問答題. 1. 試利用J-K 正反...